CY7C1393KV18-250BZI | Cypress Semiconductor

You are here

CY7C1393KV18-250BZI
Status:生产中

数据手册

(pdf, 840.67 KB)

CY7C1393KV18-250BZI

架构DDR-II SIO
合格汽车
突发长度(字)2
密度 (Kb)18432
Density (Mb)18
频率 (MHz)250
最高工作温度 (°C)85
Max. Operating VCCQ (V)1.90
最高工作电压 (V)1.90
最低工作温度 (°C)-40
Min. Operating VCCQ (V)1.40
最低工作电压 (V)1.70
组织 (X x Y)1Mb x 18
Part FamilyDDR-II SIO
Tape & Reel
温度分类工业

Pricing & Inventory Availability

1-9 unit Price* 10-24 unit Price* 25-99 unit Price* 100-249 unit Price* 250-999 unit Price* 1000+ unit Price*
$28.32 $25.26 $23.42 $21.59 $20.82 $19.90
Availability Quantity Ships In Buy from Cypress Buy from Distributors
Out of Stock 0 Please click here to check lead times

Packaging/Ordering

工具包
No. of Pins
165
Package Dimensions
591 L x 1.4 H x 512 W (Mils)
Package Weight
501.06 (mgs)
Package Cross Section Drawing
Package Carrier
TRAY
Standard Pack Quantity
136
Minimum Order Quantity (MOQ)
136
Order Increment
136
Estimated Lead Time (days)
91
HTS Code
8542.32.0041
ECCN
(B.2.A.)
ECCN Suball
3A991

Quality and RoHS

Moisture Sensitivity Level (MSL)
3
Peak Reflow Temp. (°C)
符合有害物质限制 (RoHS) 标准
无铅
Lead/Ball Finish
Sn/Pb

封装材料声明

RoHS Analysis Certificates (CoA) for Direct Materials

Please click here

技术文档

应用笔记 (5)

产品变更通知 (PCN) (8)

2017 年 10 月 11 日
2017 年 10 月 10 日
PCN154102 - Qualificationof Cypress Bangkok as an additional Assembly Site for Select 165 Ball Grid Array(BGA) Products
2017 年 8 月 31 日
Planned Qualification of Spansion Manufacturing Sites for Cypress Products
2016 年 2 月 08 日
Qualification of ASE Taiwan as an additional assembly site for 165 Ball Grid Array (BGA) packaged products
2016 年 2 月 08 日
Qualification of Copper Wire Bonds for Ball Grid Array (BGA) Products
2016 年 2 月 08 日
Qualification of 65nm products without Nitride Seal Mask (NSM)
2016 年 2 月 07 日
Q1, 2012 - Q2, 2013 Horizon Report
2012 年 10 月 04 日
Q2, 2012 - Q4, 2013 Horizon Report

Product Information Notice (PIN) (2)

2016 年 2 月 05 日
Barcode Inclusion on Cypress Packing List
2016 年 2 月 05 日
Changes to Cypress Address Labels

IBIS (1)

2016 年 10 月 25 日

Verilog (1)

2012 年 1 月 18 日

BSDL (1)

2012 年 1 月 18 日