You are here

用户模块数据表:14-BIT INCREMENTAL ADC DATASHEET, ADCINC14 V1.4 (CY8C29/27/24/22XXX, CY8C23X33, CY8CLED04/08/16, CY8C28X45, CY8C28X43, CY8C28X52) | Cypress Semiconductor

用户模块数据表:14 位增量型 ADC 数据表,ADCINC14 V1.4 (CY8C29/27/24/22XXX, CY8C23X33, CY8CLED04/08/16, CY8C28X45, CY8C28X43, CY8C28X52)

最近更新: 
2013 年 8 月 02 日
版本: 
1.4

功能和概述

  • 14 位分辨率、2 的补码
  • 采样率为 2 到 120 sps
  • Vss 到 Vdd 的输入范围
  • 积分转换器提供良好的正常模式抑制
  • 内部或外部时钟

ADCINC14 是具有 14 位分辨率的积分 ADC。它可以配置为通过优化积分时间来删除不需要的高频率。可以通过配置适当的参考电压和模拟接地来测量输入电压范围(包括轨到轨)。根据以 AGND 为中心的 -Vref 和 Vref 之间的输入电压,可以选择有符号或无符号的结果格式。

根据 DataClock 和 CalcTime 参数的选择,采样率可以实现从 2 到超过 120 sps 变化。编程接口允许您指定要采用的连续采样数量或者选择连续采样。CPU 负荷因输入电平而异。例如,当 Vin = Vref 时,有 9832 个 CPU 周期(最大值 13 位)。当 Vin = AGND 时,有 5076 个 CPU 周期。当 Vin = -Vref 时,有 360 个 CPU 周期。

翻译文档仅作参考之用。我们建议您在参与设计开发时参考文档的英语版本。