You are here

用户模块数据表:24-BIT COUNTER DATASHEET, COUNTER24 V 2.5 (CY8C29/27/24/22/21xxx, CY8C23x33, CYWUSB6953, CY7C64215, CY8CLED02/04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST110, CY8CTMG110, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8CTMA140, CY8C21x45, ... | Cypress Semiconductor

用户模块数据表:24-BIT COUNTER DATASHEET, COUNTER24 V 2.5 (CY8C29/27/24/22/21xxx, CY8C23x33, CYWUSB6953, CY7C64215, CY8CLED02/04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST110, CY8CTMG110, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8CTMA140, CY8C21x45, ...

最近更新: 
2013 年 2 月 22 日
版本: 
2.5

功能和概述

  • The 24-bit general purpose counter uses three PSoC blocks
  • 源时钟频率最高达 48 MHz
  • 计数结束后自动重新加载计数周期
  • 可编程脉冲宽度
  • 输入启用/禁用连续计数器操作
  • 比较输出或终端计数触发中断选项
     

The 24-bit Counter User Module provides a down counter with a programmable period and pulse width. 可从任何系统基准时钟或外部源选择时钟和使能信号。一旦启动,计数器便持续运行,每次计数结束,会从周期寄存器重新加载其内部值重新开始计数。在每个时钟周期,计数器都会将当前计数与比较寄存器中存储的值进行比较。在每个时钟周期中,计数器都会将计数与比较寄存器中的值进行对比测试,测试两数为“小于”还是“小于或等于”关系。比较器输出所提供的逻辑电平可路由至引脚或其他用户模块。

翻译文档仅作参考之用。我们建议您在参与设计开发时参考文档的英语版本。