You are here

用户模块数据表:24-Bit Timer Datasheet, Timer24 V 2.6 (CY8C29/27/24/22/21xxx, CY8C23x33, CYWUSB6953, CY7C64215, CY8CLED02/04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST110, CY8CTMG110, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8CTMA140, CY8C21x45, CY8C... | Cypress Semiconductor

用户模块数据表:24-Bit Timer Datasheet, Timer24 V 2.6 (CY8C29/27/24/22/21xxx, CY8C23x33, CYWUSB6953, CY7C64215, CY8CLED02/04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST110, CY8CTMG110, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8CTMA140, CY8C21x45, CY8C...

最近更新: 
2013 年 2 月 22 日
版本: 
2.6

功能和概述

  • 24-bit general purpose timer three PSoC blocks
  • 源时钟频率最高达 48 MHz
  • 计数结束后自动重新加载计数周期
  • 时钟捕获速率高达 24 MHz
  • 终端计数输出脉冲可用作其他模拟和数字功能的输入时钟
  • 中断选项包括:基于终端计数、捕获(部分器件中可用)或当计数器达到某预定值时触发中断
     

The 24-bit Timer User Module provides a down counter with programmable period and capture ability. 可从任何系统基准时钟或外部源选择时钟和使能信号。一旦启动,定时器便持续运行,并从周期寄存器重新加载其内部值,直至达到终端计数。在终端计数之后的时钟周期中,输出将为高电平。事件能够通过置位边沿敏感捕获输入信号,来捕获当前定时器计数值。在每个时钟周期中,定时器都会将计数与比较寄存器的值进行对比测试,测试两数为“小于”(Less Than) 还是“小于或等于”(Less Than or Equal To) 关系。可以基于终端计数或比较信号生成中断。部分器件系列提供了两个附加功能。即中断选项包括“捕获中断方式”(interrupt on capture),以及可将比较信号路由到行总线上。如果您选择的器件上提供了这些选项,则它们会显示在器件编辑器中。

翻译文档仅作参考之用。我们建议您在参与设计开发时参考文档的英语版本。