You are here

用户模块数据手册:增量型 ADC 数据手册 ADCINC V 1.20 (CY8C29xxx, CY8C24x94, CY8C23x33, CY7C64215, CY8CLED04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8C28x45, CY8C28x43, CY8C28x52, CY8CPLC20, CY8CLED16P01, CY8C27/24/22xxx, CY8CLED08)... | Cypress Semiconductor

用户模块数据手册:增量型 ADC 数据手册 ADCINC V 1.20 (CY8C29xxx, CY8C24x94, CY8C23x33, CY7C64215, CY8CLED04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8C28x45, CY8C28x43, CY8C28x52, CY8CPLC20, CY8CLED16P01, CY8C27/24/22xxx, CY8CLED08)...

最近更新: 
2013 年 8 月 02 日
版本: 
1.20

功能和概述

  • 6 到 14 位分辨率
  • 可选同步 8 位 PWM 输出
  • 可选差分输入
  • 有符号或无符号数据格式
  • 采样率高达 15.6 ksps(6 位分辨率)
  • 内部和外部参考选项所定义的输入范围
  • 内部或外部时钟
     

注意: 如果此用户模块用于 29K 系列,它将额外消耗 6 毫安。另一种方法是,可使用 ADCINCVR 用户模块。

The ADCINC is a differential or single input ADC that returns a 6- to 14-bit result. 最高数据时钟频率为 8 MHz,但是 2 MHz 是推荐用于改善线性度的最高频率。This ADC may only be placed once due to its implementation, which uses the hardware decimator rather than a digital block. This is the most resource-efficient ADC. A second order modulator may be implemented with an additional switch-capacitor block, allowing better linearity with an 8-MHz DataClock.

翻译文档仅作参考之用。我们建议您在参与设计开发时参考文档的英语版本。